7490 mod 10计数器
188金宝搏app苹果下载 188app 188

7490十进制计数电路(Mod-10)设计

IC 7490异步mod-10计数电路。在本文中,我们将研究IC 7490十进制计数电路。IC 7490也被称为BCD计数器,十年计数器,而且模10。这些名称是基于功能而且工作原理IC 7490。

使用7490 IC设计计数器:

在讨论计数器电路,一些基本的术语会被用到很多。这就是为什么我们需要知道一些基本的术语设计中的任何一个计数器

异步计数器:

计数器电路有这么多时钟输入的内部结构是基于人字拖。如果所有的时钟输入人字拖不是由相同的驱动(控制)吗时钟信号(脉冲)那么计数器被定义为异步计数器。ICs 7490, ICs 7493,等等都是异步计数器。

同步计数器:

如果所有的时钟输入人字拖是由同一个人驱动(控制)的吗时钟信号(脉冲)那么计数器被定义为年代过渡计数器。ICs 74160, ICs 74163, ICs 74168, ICs 74169等都是同步计数器。

时钟信号(脉冲):

它是连续的高低信号,并表示为一个方形波形。

BCD:

BCD代表二进制编码十进制。它仅仅意味着十进制数被他们的等价物所取代二进制代码。例如:十进制数10是用等价物代替的吗二进制代码1010

mod n:

国防部代表计数器的模量而且n属于整数。模量计数器总数是多少U种状态它应该通过一个完整的计算周期。意思是如果我们需要设计mod-6计数器然后它应该穿过六个独特的州一次完成计算周期。这是0000(0),0001(1),0010(2),0011(3),0100(4),0101(5),然后再次回到0000(0)。

频率划分:

我们知道每一个计数器电路是由人字拖。如果公共时钟信号不触发所有触发器的时钟输入,则由这些触发器产生的输出时序电路总是比之前减少50%周期.如果你仔细观察下图,你所有的疑问都会自动得到澄清分频。IC 7490可用作分频电路。它可以将输入频率除以2、5和10。

方波的频分

时序电路

如果任何电路以串联方式开始计数,即计数可以按递增顺序或递减顺序进行。ICs 7490十进制计数器是a的例子吗时序电路。因为它的计数序列是0,1,2,3,4,5,6,7,8,9。它的计数总是在向上的方向(在增加的顺序),这就是为什么它也被称为计数器。

现在我们要深入一些,我们将学习它的基本结构,即框图。在讲这部分之前,我想告诉你们一件事不要混淆框图而且销图(插脚引线)任何集成电路。框图和引脚图之间有很大的不同稍后我们会看到。

7490计数器IC框图:

下面我们来了解一下7490的框图。这是这篇文章的主要部分之一,所以请集中注意力继续阅读。

7490十进制计数器电路

现在让我们开始简单介绍ICs 7490。从它的输入终端开始

VCC而且接地

VCC和GND是ic 7490的输入引脚,用于给ic供电。这些输入端子通常存在于所有设备中,为设备提供电源。VCC代表电压通用集电极在大多数情况下,它被称为高电压与GND(地)端子。它可能是正的,也可能是负的接地(接地)。

时钟输入(A而且B):

上图中表示为A和B的终端称为时钟输入。这些输入端子都是用来提供的时钟信号集成电路。它出现在所有Counter ic中,目的相同。

设置输入年代1,年代2):

输入端子S1和S2被称为设置输入端子,因为它用于设置或加载任何数据(状态)到ic。这里的数据(状态)是指任何随机数0011(3)。如果我们想从0000(3)开始计数,那么我们需要连接它VCC逻辑1因为Set Input是主动高输入Set Input发挥它的神奇作用,它迫使IC从0000(3)开始计数。默认情况下,ICs 7490从0000(0)开始计数预设输入这个IC中没有,所以我们不能使用这个Set Input(S1和S2)。这就是为什么我们总是把它连接到GND(接地)。

IC 7490十进制计数器电路销图:

7490是一个14脚DIP(双内联封装)IC。7490的引脚描述如下:

IC 7490引脚图

工作的7490十进制计数器电路:

7490 mod 10计数器

这是一个BCD计数器,它可以从0数到9(10个状态),因此它被称为mod-10计数器。它有两个独立的计数器,一个mod 2计数器和另一个mod 5计数器。它们一起组成了一个mod 10计数器。第一个比特是由mod 2计数器给出的,它的输出被用作第二个mod-5计数器的时钟。给时钟clkB使用mod 5计数器和给时钟clkA使用mod 2计数器。

7490 Mod计数器:

7490 mod 5计数器

当时钟被给ic的mod 2部分时,它计数0和1,它的输出Qa被给ic的mod 5部分。通过组合两个计数器,它以BCD格式从0到9计数。

除此之外,还有两个复位引脚R0, R1和两个复位引脚S0, S1。使复位引脚高或设置引脚低计数器将被重置为0000(0)。如果我们使复位引脚低和设置引脚高计数器将被设置为1001(9),最高计数。

7490 mod 2计数器

我们可以根据我们的要求将计数增加到99 (mod-100)或999 (mod-1000)前一个IC的最高输出被用作下一个IC的时钟。它可以通过连接第二个时钟输入(引脚1)和QA作为一个mod-10计数器。并将所有其余引脚连接到地面,并给1引脚脉冲。它可以作为一个mod-6计数器,通过在输入1和接地复位引脚R3和R4提供脉冲,并将QA连接到输入2。

7490 IC可作为BCD(二进制编码的十进制)计数器。它用于以4位二进制数的形式存储十进制数字。

留下回复

你的电邮地址将不会公布。必填字段已标记

这个网站使用Akismet来减少垃圾邮件。了解如何处理您的评论数据